
Universidade Federal de Santa catarina (UFSC)
Programa de Pós-graduação em Engenharia, Gestão e Mídia do Conhecimento (PPGEGC)
Detalhes do Documento Analisado
Centro: Centro de Ciências, Tecnologias e Saúde
Departamento: CTS - Computação/DEC
Dimensão Institucional: Inovação
Dimensão ODS: Econômica
Tipo do Documento: Patentes
Título: REDE INTRA-CHIP PREDITIVA PARA APLICAÇÕES EM TEMPO REAL
Inventor
- ANTONIO AUGUSTO MEDEIROS FROLLICH
- MARCELO DANIEL BEREJUCK
Conteúdo
Rede intra-chip preditiva para aplicações de tempo real. a rede rtsnoc apresenta como uma característica importante o fato de ter sido projetada com o objetivo de permitir o conhecimento prévio dos limites de latência para qualquer tráfego, o que constitui uma previsibilidade importante para os sistemas que operam em tempo real. as redes apresentadas até o momento por outros autores e que também utilizam algoritmo de roteamento round-robin podem apresentar grandes latências se um determinado fluxo de dados ocupar um canal de comunicação para o envio de uma grande quantidade de dados, problema que não ocorre na rede proposta neste documento. esta previsibilidade de latência é o diferencial não encontrado nas outras redes apresentadas na literatura.
Pós-processamento: Índice de Shannon: 3.86639
ODS 1 | ODS 2 | ODS 3 | ODS 4 | ODS 5 | ODS 6 | ODS 7 | ODS 8 | ODS 9 | ODS 10 | ODS 11 | ODS 12 | ODS 13 | ODS 14 | ODS 15 | ODS 16 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
3,85% | 4,91% | 6,01% | 5,69% | 5,21% | 4,72% | 5,42% | 7,04% | 16,85% | 4,34% | 10,23% | 5,92% | 4,47% | 4,79% | 5,18% | 5,37% |
ODS Predominates


3,85%

4,91%

6,01%

5,69%

5,21%

4,72%

5,42%

7,04%

16,85%

4,34%

10,23%

5,92%

4,47%

4,79%

5,18%

5,37%